

Серия отладочных плат LDM-EP1Cx-T144 представляет собой печатную плату размером 114x79x12 мм и макетным полем 79x52 мм (шаг отверстий 2.54 мм) с установленной на ней микросхемой ПЛИС DD1 фирмы Altera семейства Cyclone FPGA в корпусе TQFP-144. Для удобства проектирования платы под микросхемой DD1 разведена так, чтобы было удобно производить пайку проводным монтажом (ножки ввода/вывода имеют соответствующие площадки, отведенные от корпуса DD1, обозначения номеров выводов указаны на рис. 5). Плата снабжена разъемом XS2 (IDC-10MS) для подключения загрузочных кабелей LDM-USB-Blaster, LDM-PB 2.01 ByteBlasterMV или их аналогов (в режиме JTAG). Питание платы осуществляется от внешнего стабилизированного источника с напряжением + 9...12 В, который подключается к разъему XS1. Светодиод VD2 является индикатором наличия питания.



Рис. 1. Общий вид отладочной платы

Линейные преобразователи напряжения DA1 и DA2 (LM317D2P) в корпусе D2PAK преобразуют напряжение источника питания в напряжение VCCINT = 1.5 В и VCCIO = 3.3 В.

Таблица 1

Основные характеристики отладочных плат

| Версия платы   | Тип ПЛИС  | Напряжение питания ПЛИС, В | Кол-во ножек ввода/вывода | Логическая емкость, элементов LEs |
|----------------|-----------|----------------------------|---------------------------|-----------------------------------|
| LDM-EP1C3-T144 | EP1C3T144 | 1.5                        | 104                       | 2 910                             |
| LDM-EP1C6-T144 | EP1C6T144 | 1.5                        | 98                        | 5 980                             |

На плате предусмотрены монтажные площадки под установку конфигурационной микросхемы DD2 или DD3 (EPCS1SI8, EPCS4SI8, EPCS16SI16) в корпусе SOIC-8 или SOIC-16. Эти микросхемы позволяют производить конфигурацию ПЛИС в режиме Active Serial. Для программирования конфигурационного ПЗУ в ПЛИС по JTAG-интерфейсу загружается специально подготовленный проект - Serial FlashLoader (SFL). SFL представляет собой мост между интерфейсами JTAG и Active Serial и преобразует поток данных, поступающих по JTAG-интерфейсу в формат, необходимый для программирования последовательного конфигурационного ПЗУ.

Отладочная плата предназначена для макетирования устройств, проектируемых на ПЛИС фирмы Altera семейства Cyclone, а также сборки законченных устройств путем монтажа необходимых компонентов на макетном поле платы. Использование LDM-EP1Cx-T144 позволяет максимально сократить время внедрения продукта пользователя на рынок.



Рис. 2. Схема электрическая принципиальная LDM-EP1C3-T144



Рис. 3. Схема электрическая принципиальная LDM-EP1C6-T144

На плате расположены четыре светодиода VD3-VD6 и четыре кнопки SW1-SW4, которые подключены к выводам ПЛИС. Они

предназначены для упрощения проектирования и могут пригодиться при тестировании проекта.



Рис. 4. Внешний вид печатной платы



Рис. 5. Обозначение монтажных площадок

### Комплектация:

- отладочная плата;
- описание к отладочной плате;
- примеры проектов для Quartus II Web Edition Software;
- описание к семейству ПЛИС Altera.